编辑: lqwzrs 2016-05-08
CY7C68013A, CY7C68014A CY7C68015A, CY7C68016A EZ-USB FX2LP (TM) USB 微控制器 高速 USB 外设控制器 Cypress Semiconductor Corporation ?

198 Champion Court ? San Jose, CA 95134-1709 ? 408-943-2600 文件编号:001-50431 修订版 ** 修订时间

2008 年12 月11 日1.

特色 (CY7C68013A/14A/15A/16A) USB 2.0 USB IF 高速性能且经过认证 (TID # 40460272) 单芯片集成 USB 2.0 收发器、智能串行接口引擎 (SIE) 和增强 型8051 微处理器 适用性、外观和功能均与 FX2 兼容 ? 引脚兼容 ? 目标代码兼容 ? 功能兼容 (FX2LP 是超集) 超低功耗:ICC 在任何模式下都不超过

85 mA ? 适合总线和电池供电的应用 软件:8051 代码运行介质: ? 内部 RAM,通过 USB 下载 ? 内部 RAM,从EEPROM 加载 ? 外部存储设备 (128 引脚封装)

16 K 字节片上代码/数据 RAM 四个可编程的 BULK/INTERRUPT/ISOCHRONOUS 端点 ? 缓冲区大小选项:两倍,三倍,四倍 附加的可编程 (BULK/INTERRUPT)

64 位端点

8 位或

16 位外部数据接口 可生成智能介质标准错误校正码 ECC 通用可编程接口 (General Programmable Interface, GPIF) ? 可与大多数并行接口直接连接 ? 由可编程波形描述符和配置寄存器定义波形 ? 支持多个 Ready (RDY) 输入和 Control (CTL) 输出 符合行业标准的集成增强型

8051 ?

48 MHz、

24 MHz 或12 MHz CPU 操作 ? 每个指令周期四个时钟 ? 两个 USART ? 三个计数器/定时器 ? 扩展的中断系统 ? 两个数据指针 3.3V 工作电压,容限输入为 5V 向量化 USB 中断和 GPIF/FIFO 中断 分离的 CONTROL 传输设置部分和数据部分数据缓冲 集成 I2 C 控制器,在100 或400 kHz 下运行 集成的四个先进先出 (FIFO) 缓冲 ? 集成胶合逻辑和 FIFO 有助于降低系统成本 ? 与16 位总线之间的自动转换 ? 可主 - 从操作 ? 使用外部时钟或异步选通脉冲 ? 易于与 ASIC 和DSP IC 相连的接口 有商业和工业温度等级供选择 (除VFBGA 外的所有封装) [+] Feedback CY7C68013A, CY7C68014A CY7C68015A, CY7C68016A 文件编号:001-50431 修订版 ** 第2页,共61 页1.1 特色 (仅限 CY7C68013A/14A) CY7C68014A:适合电池供电应用 ? 挂起电流:100 μA (typ) CY7C68013A:适合非电池供电应用 ? 挂起电流:300 μA (typ) 有五种无铅封装供选择,可包含多达

40 个GPIO ?

128 引脚 TQFP (40 个GPIO) 、

100 引脚 TQFP (40 个GPIO) 、

56 引脚 QFN (24 个GPIO) 、

56 引脚 SSOP (24 个GPIO)和56 引脚 VFBGA (24 个GPIO) 1.2 特色 (仅限 CY7C68015A/16A) CY7C68016A:适合电池供电应用 ? 挂起电流:100 μA (typ) CY7C68015A:适合非电池供电应用 ? 挂起电流:300 μA (typ) 采用无铅

56 引脚 QFN 封装 (26 个GPIO) ? 比CY7C68013A/14A 多2个GPIO, 可在同样的空间内实现 额外的功能 赛普拉斯半导体公司 (赛普拉斯)的EZ-USB FX2LP? (CY7C68013A/14A) 是高集成、低功耗 USB 2.0 微控制器 EZ-USB FX2? (CY7C68013) 的一个低功耗版本.通过将 USB 2.0 收发器、串行接口引擎 (SIE)、增强型

8051 微控制器,以及 可编程外设接口集成到一个芯片中,赛普拉斯研发出一个极具成 本优势的解决方案,不仅能在极短时间内完成从立项到投放市场 的过程,而且其低功耗特点使得总线供电应用成为可能. FX2LP 的创新型体系架构让数据传输速率达到每秒

53 MB 以上,即可允许的最大 USB 2.0 带宽,而为此所使用的仍然是放在 如56 VFBGA (5mm x 5mm) 一样小的封装中的低成本

8051 微 控制器.由于集成了 USB 2.0 收发器, FX2LP 更为经济,与使 用USB 2.0 SIE 或外部收发器的情况相比,可提供占据空间更少 的解决方案. 借助 EZ-USB FX2LP, 赛普拉斯的智能 SIE 可处理 硬件方面的大多数 USB 1.1 和2.0 协议, 从而减轻了嵌入式微控 制器的负担,使其得以处理应用程序特定的功能,并缩短开发时 间以确保 USB 兼容性. 通用可编程接口 (GPIF) 和主/从端点 FIFO(8 位或

下载(注:源文件不在本站服务器,都将跳转到源网站下载)
备用下载
发帖评论
相关话题
发布一个新话题