编辑: XR30273052 2019-07-17
Gowin FPGA 产品 编程配置手册 UG290-1.

05, 2019-01-08 版权所有?2019 广东高云半导体科技股份有限公司 未经本公司书面许可,任何单位和个人都不得擅自摘抄、复制、翻译本文档内容的部分或全 部,并不得以任何形式传播. 免责声明 本文档并未授予任何知识产权的许可,并未以明示或暗示,或以禁止发言或其它方式授予任 何知识产权许可.除高云半导体在其产品的销售条款和条件中声明的责任之外,高云半导体 概不承担任何法律或非法律责任.高云半导体对高云半导体产品的销售和/或使用不作任何 明示或暗示的担保,包括对产品的特定用途适用性、适销性或对任何专利权、版权或其它知 识产权的侵权责任等,均不作担保.高云半导体对文档中包含的文字、图片及其它内容的准 确性和完整性不承担任何法律或非法律责任,高云半导体保留修改文档中任何内容的权利, 恕不另行通知.高云半导体不承诺对这些文档进行适时的更新. 版本信息 日期 版本 说明 2017/04/17 1.00 初始版本. 2017/05/31 1.01 ? 更新不同器件支持的配置模式及 mode 值;

? 更新编程内置 Flash 时RECONFIG_N 注意事项. 2017/10/13 1.02 更新编程配置管脚复用相关描述. 2018/03/16 1.03 增加 GW1NS 系列芯片编程配置特性描述. 2018/08/08 1.04 ? 更新 Flash 为空时配置流程的描述;

? 更新多重配置的操作步骤描述;

? 更新 MODE[0]=1 时JTAG 管脚复用的描述;

? 更新 B 版本器件编程配置特性描述;

? 增加编程配置须知及各配置模式时序图. 2019/01/08 1.05 ? 添加 SERIAL 配置模式的时序图及时序参数;

? 删除上电要求相关内容. 目录 UG290-1.05 i 目录 目录 i 图目录.iii 表目录.iv

1 关于本手册.1 1.1 手册内容.1 1.2 适用产品.1 1.3 相关文档.1 1.4 术语、缩略语

2 1.5 技术支持与反馈.2

2 名词解释

3 3 配置模式

5 3.1 GW1N(R/S)系列 FPGA 产品

5 3.2 GW2A(R)系列 FPGA 产品

6 4 配置管脚介绍

7 4.1 配置管脚列表及复用选项

7 4.1.1 配置管脚列表

7 4.1.2 配置管脚复用

8 4.2 配置管脚功能及应用.10

5 配置模式介绍

15 5.1 配置须知.16 5.2 JTAG 配置.20 5.3 自启动配置(仅GW1N(R/S)系列支持)23 5.4 SSPI 配置模式

24 5.5 MSPI 配置模式.26 5.6 双启动配置(仅GW1N(R/S)系列支持)32 5.7 CPU 配置模式.34 5.8 SERIAL 配置模式.35

6 比特流文件配置.37 6.1 配置选项设置

38 6.2 配置数据加密(仅GW2A(R)系列支持)38 6.3 配置文件大小

41 目录 UG290-1.05 ii

7 安全性考虑.42

8 边界扫描操作

44 9 SPI Flash 选择

46 图目录 UG290-1.05 iii 图目录 图4-1 配置管脚复用设置.10 图4-2 MCLK 频率设置

14 图5-1 固定管脚推荐接法.17 图5-2 重新上电时序图

18 图5-3 触发时序图.18 图5-4 JTAG 配置模式连接示意图

21 图5-5 JTAG 菊花链配置模式连接示意图

22 图5-6 JTAG 配置模式时序图

22 图5-7 SSPI 配置模式连接示意图.24 图5-8 SSPI 编程外部 Flash 连接示意图

25 图5-9 SSPI 配置模式时序图.25 图5-10 MSPI 配置模式连接示意图

27 图5-11 JTAG 接口编程外部 Flash 的连接示意图.28 图5-12 设置下一个 BitStream 的启动地址.29 图5-13 设置外部 Flash 的编程地址

30 图5-14 一片 Flash 配置多片 FPGA 连接示意图

30 图5-15 MSPI 下载模式时序图

31 图5-16 双启动配置模式流程图

33 图5-17 CPU 配置模式连接示意图

下载(注:源文件不在本站服务器,都将跳转到源网站下载)
备用下载
发帖评论
相关话题
发布一个新话题