编辑: 山南水北 2019-07-12
PSoC? 4: PSoC

4200 系列 数据手册 可编程片上系统 (PSoC?) 赛普拉斯半导体公司 ?

198 Champion Court ? San Jose, CA 95134-1709 ? 408-943-2600 文档编号:002-00006 版本 ** 修订日期 September 4,

2015 概述 PSoC? 是一个基于 ARM? Cortex?-M0 CPU 的可编程嵌入式系统控制器的架构.

该架构可以扩展并可重新配置.通过灵活自动布线 资源,它将可编程及可重新配置的模拟模块与数字模块相结合.基于此平台的 PSoC

4200 产品系列组合了具有数字可编程逻辑的微 控制器、高性能的模数转换、支持比较器模式的运算放大器以及标准通信和定时外设.为了满足新应用和设计要求,PSoC

4200 产品 完全可与 PSoC

4 平台系列产品向上兼容.可编程模拟和数字子系统支持灵活、现场调校的设计. 性能

32 位MCU 子系统 带有单周期乘法器的

48 MHz ARM Cortex-M0 CPU 高达

32 kB 的支持读取加速器的闪存 容量达

4 kB 的SRAM 可编程的模拟资源 两个运算放大器支持可重新配置的外部强驱动、高带宽内部驱 动器、比较器模式和 ADC 输入缓冲功能.

12 位1Msps 的SAR ADC 包括差分、 单端模式和具有硬件求平 均功能的通道序列发生器. 每个引脚上的两个电流 DAC (IDAC)用于通用目的或电容式 感应应用场合 在深度睡眠模式下可操作的两个低功耗比较器 可编程的数字模块 四个可编程的逻辑模块 (又称通用数字模块 (UDB) ) ,每个 模块包含

8 个宏单元和数据路径 赛普拉斯提供的外设组件库、 用户定义的状态机以及 Verilog 输入低功耗操作 (电压范围:1.71 V ~ 5.5 V) 支持 GPIO 引脚唤醒的

20 nA 停止模式 休眠和深度睡眠模式允许实现唤醒时间与功耗之间的权衡. 电容式感应 赛普拉斯的 CapSense Sigma-Delta (CSD)提供了一流的信 噪比 (SNR >

5:1)和耐水性 通过赛普拉斯提供的软件组件可以更容易地实现电容式感应设 计 硬件自动调校 (SmartSense?) 段码 LCD 驱动 所有引脚上都支持 LCD 驱动 (Com 或Seg 驱动) 在深度睡眠模式下可运行 串行通信 两个运行独立且可重新配置的串行通信模块 (SCB)包含可重 新配置 I2 C、 SPI 或UART 功能 定时和脉冲宽度调制器 四个

16 位定时器、计数器、脉冲宽度调制器 (TCPWM)模块 支持中心对齐模式、边缘模式和伪随机模式 基于比较器触发的 Kill 信号, 适用于电器驱动和其它高可靠 性数字逻辑的应用 多达

36 个可编程的 GPIO 任意 GPIO 引脚都可以是 Capsense、LCD、 模拟、 或数字引脚 可编程驱动模式、强度和输出摆率 提供五种不同的封装 48-TQFP、 44-TQFP、 40-QFN、 35-WLCSP 和28-SSOP 封装 35-WLCSP 封装和安装在闪存内的 I2C Bootloader 一同提供. PSoC Creator 设计环境 集成开发环境 (IDE)提供了原理图设计输入和编译 (包括 模拟和数字自动布线) 应用编程接口 (API)可用于所有固定功能和可编程的外设 工业标准工具的兼容性 输入原理图后, 可以使用基于ARM的工业标准开发工具进行开 发PSoC? 4: PSoC

4200 系列 数据手册 文档编号:002-00006 版本 ** 页2/45 更多有关的信息 在赛普拉斯的 www.cypress.com 网站上 提供了大量资料,有助于选择符合您设计的 PSoC 器件,并能够快速有效地将该器件集成到 您的设计中.有关使用资源的完整列表,请参考知识库文章 KBA86521 ― 如何使用 PSoC

3、PSoC

4 和PSoC 5LP 进行设计.下面 是PSoC

下载(注:源文件不在本站服务器,都将跳转到源网站下载)
备用下载
发帖评论
相关话题
发布一个新话题