编辑: JZS133 2019-07-02
December

2018 晶心科技推出於28奈米制程 逾1.

2 GHz的RISC-V处理器: A25/AX25及N25F/NX25F? 32/64位元嵌入式CPU核?心供应商晶?心科技(TWSE: 6533) 产品应?用多元,内嵌晶?心处 理?器核?心的SoC晶片累积数量?已超过30亿颗.?身为RISC-V基?金?会创始会员的晶?心科 技,宣布推出基於AndeStar? V5架构的最新?高效处理?器核?心:?

一、AndesCore? A25/AX25,适合以Linux为基础的应?用,例?如无?人机、智慧无线通讯、网通、影像处 理?、先进驾驶辅助系统(ADAS)、储存设备、资料中?心以及机器/深度学习等等;

?

二、 AndesCore? N25F/NX25F,适合浮点运算的多元应?用,例?如声?音处理?、先进?马达控 制器、卫星导航、?高精度感测器融合以及?高阶智慧电表等等. 最新处理?器核?心IP系列?产品中,A25及N25F为32位元,?而AX25和NX25F则为64位元,它们皆能在TSMC 28奈米HPC+制程下运?行?逾1.2GHz,且CoreMark/MHz?高於 3.5,单精度浮点运算MWIPS/MHz?高於1.3.四款产品都具备动态分?支预测、指令及 资料快取、?高速存取的区域性记忆体、防?止软性错误(soft error)的第?一级快取记忆体 错误检查和纠正(ECC)、以及能?大幅简化Domain-Specific Acceleration (DSA) 设计的 ANDES e-Report Copyright(C)

2018 Andes Technology Corp. All Rights Reserved.

1 ? 晶?心科技推出於28奈米制程逾1.2 GHz的RISC-V处理?器:A25/AX25及N25F/NX25F.P.1 ? 晶?心科技与多国设计服务供应商联?盟 提供RISC-V完整解决?方案.P.3 ? ?高云半导体Arora? GW-2A FPGA系 列?产品采?用晶?心科技RISC-V CPU处 理?器核?心…P.6 ? Andes RISC-V CON聚焦RISC-V最 新应?用 北京、矽?谷场?人气满满..P.7 Andese-Report December

2018 ?自订指令集扩充Andes Custom Extension? (ACE).除了?皆?支援RISC-V User/Machine 模式外,A25/AX25更?多了?Supervisor模式以及记忆体管理?单元(MMU) 以运?行?Linux 作 业系统及其应?用.在浮点运算?方?面,N25F/NX25F?支援IEEE754相容的单精度或单/双 精度.针对机器学习等应?用,晶?心更?将浮点运算的?支援扩?大?至半精度,让载入/储存 16位元半精度资料时?自动进?行?单精度/半精度的资料转换.上述的浮点运算功能在 A25/AX25均为可选配的功能项?目之?一.晶?心所有处理?器都是具可读性(human- readable)、适?用於设计?自动化?工具的Verilog RTL码,且提供?工程师选择最终配置的 弹性. 「晶?心采?用RISC-V作为第五代架构AndeStar? V5的?子集,并贡献?至RISC-V社群,」 晶?心科技技术长暨资深业务副总经理?苏泓萌博?士表?示,「A25/AX25及N25F/NX25F为 5级管线并兼容RISC-V ISA (RV-IMAC[FD])的多功能处理?器.所有25系列?的处理?器都 包含具向量?中断dispatch和依优先顺序抢占模式(preemption)的晶?心扩充.Platform- Level Interrupt Controller (PLIC),能有效适?用於不同类型的系统事件,并预先整合 ?至64位元AXI或64/32位元的AHB汇流排平台.同时,此系列?於RISC-V?一般的快取功 能上,加入嵌入式系统最需要的功能,例?如较细致的快取管理?、逐批写回(write- back)和逐?一写入(write-through)以及无快取(uncached)存取模式.此外, PowerBrake、QuickNap?和WFI (Wait for Interrupt)功能的结合,能依应?用需求提供 不同的电源模式.JTAG和双线(2-wire)介?面适合除错及追踪?支援;

StackSafe?可协助 侦测软体堆叠溢位;

晶?心的CoDense?专利?技术则能进?一步增强RISC-V C-extensions 的程式码密度.另外,该系列?也同样?支援硬体的错位(misaligned)记忆体直接存取, 有助於由ARM和x86移植原有的软体,若?无此功能则可能需100个周期以上的例?外处 理?(Exception Handling)才得以完成.这次推出的新系列?产品效能和功耗表现优异?、 配置选项具弹性、编译器?高度优化、开发?工具完备,因此获得客?户青睐.我们同时也 和第三?方合作夥伴共同推出更?多开发?工具、IP和执?行?平台,包括快速系统模拟器、安 全性?子系统、SoC分析?工具、追踪器和除错器、软体堆叠等等.」 AndesCore? V5系列?处理?器承袭了?RISC-V技术的精简、模组化和可扩充的优点,并 享有成长迅速的RISC-V?生态圈所带来?的优势.?支援RISC-V标准指令的AndeStar? V5 架构不仅完全相容RISC-V技术,更?结合晶?心已於AndesCore? V3系列?被客?户?大量?采 ?用并验证有效的扩充指令集,引进嵌入式应?用中. 晶?心是RISC-V开源软体的主要贡献者,从GCC及LLVM编译器、函式库、除错器到U- Boot、Linux kernel和其主要元件等等都有晶?心的贡献.除此之外,晶?心对於RISC-V ANDES e-Report Copyright(C)

下载(注:源文件不在本站服务器,都将跳转到源网站下载)
备用下载
发帖评论
相关话题
发布一个新话题