编辑: ACcyL 2018-09-01

0、Timer1和Timer2 ? INT0外部中断 ? 所有IO电平变化中断 ? CCP1/CCP2中断 ? ADC中断 ? PWM中断 ? 复位 ? 上电复位(POR) ? 外部复位(MCLRB Reset) ? 欠压复位(BOR) ? 看门狗定时器复位(WDT Reset) ? 封装形式 ? 20/16/8pin HC18P12xL -

6 - ? 选型表 使用注意事项:

1、 为保证系统的稳定性,建议在 VDD 和GND 之间接一个电容(容值须等于或大于 0.1μF).

2、 在系统对功耗要求较高时 ADC 推荐使用 2M 及以下采样时钟;

3、 为提高 ADC 检测精度,建议在 VDD 和GND 之间并一个电容(104 电容即可) .

4、 当使用 ADC 模块时,不论参考电压选择的是什么,系统工作电压 VDD 必须高于 2.7V. 产品型号 ROM RAM Freq IO AD Timer PWM INT WDT HC18P121L 2K*16 256*8 8MHz

6 5+1

3 2

6 1 HC18P122L 2K*16 256*8 8MHz

14 9+1

3 4

14 1 HC18P123L 2K*16 256*8 8MHz

18 9+1

3 4

18 1 产品型号 Voltage LCD 堆栈 EV Board Programmer Demo Code PKG HC18P121L 3.0~5.5V Software

8 √ PM18-4.0 √ SOP8 HC18P122L 3.0~5.5V Software

8 √ PM18-4.0 √ SOP16 HC18P123L 3.0~5.5V Software

8 √ PM18-4.0 √ SOP20 HC18P12xL -

7 - 1.2 系统框图 HC18P12xL -

8 - 1.3 引脚图 1.3.1 HC18P121L 引脚图 1.3.2 HC18P122L 引脚图 1.3.3 HC18P123L 引脚图 1.4 引脚说明 SOP20 名称 类型 说明 HC18P12xL -

9 -

1 VSS P 电源地

2 PORTF7 I/O 输入/输出口,带可编程上下拉, 端口电平变化中断

3 PORTF6 I/O 输入/输出口,带可编程上下拉, 端口电平变化中断

4 MCLRB VPP PORTB5 FLT I P I/O I 复位输入口,低电平有效 编程高压电源输入 输入/输出口,只能输出0,端口电平变化中断 PWM故障检测输入口

5 PORTF5 I/O 输入/输出口,带可编程上下拉, 端口电平变化中断

6 PORTF4 I/O 输入/输出口,带可编程上下拉, 端口电平变化中断

7 PORTF3 I/O 输入/输出口,带可编程上下拉, 端口电平变化中断

8 PORTF2 I/O 输入/输出口,带可编程上下拉, 端口电平变化中断

9 PORTF1 I/O 输入/输出口,带可编程上下拉, 端口电平变化中断

10 PORTF0 I/O 输入/输出口,带可编程上下拉, 端口电平变化中断

11 PORTB4 LOSCO AN13 I/O O AN 输入/输出口,带可编程上下拉, 端口电平变化中断 低频晶体振荡器输出口 AD通道13输入口

12 PORTB3 T0CKI T1CKI LOSCI AN12 I/O I I I AN 输入/输出口,带可编程上下拉, 端口电平变化中断 Timer0外部时钟输入口(施密特触发器) Timer1外部时钟输入口(施密特触发器) 低频晶体振荡器输入口 AD通道12输入口

13 PORTA0 AN0 PWM0 PGC I/O AN O I 输入/输出口,带可编程上下拉, 端口电平变化中断 AD通道0输入口 12位PWM0输出口 编程时钟输入口

14 PORTA1 AN1 PWM01 PGD I/O AN O I/O 输入/输出口,带可编程上下拉, 端口电平变化中断 AD通道1输入口 与PWM0有固定相位关系的12位PWM输出 编程数据输入/输出口

15 PORTA2 AN2 PCK I/O AN O 输入/输出口,带可编程上下拉, 端口电平变化中断 AD通道2输入口 测试模式下内部RC输出口

16 PORTA4 AN4 VREF I/O AN AN 输入/输出口,带可编程上下拉, 端口电平变化中断 AD通道4输入口 ADC参考电压输入口

17 PORTB7 AN15 OSCI CLKI I/O AN15 I I 输入/输出口,带可编程上下拉,端口........

下载(注:源文件不在本站服务器,都将跳转到源网站下载)
备用下载
发帖评论
相关话题
发布一个新话题