编辑: 丶蓶一 2018-04-28

8 选择用户模块

8 配置用户模块

8 组织和连接

8 生成、验证和调试

8 引脚分布

9 8 引脚器件的引脚分布

9 20 引脚器件的引脚分布

9 28 引脚器件的引脚分布

10 44 引脚器件的引脚分布

11 48 引脚器件的引脚分布

12 56 引脚器件的引脚分布

14 寄存器参考

16 寄存器规定

16 寄存器映射表

16 电气规范

19 最大绝对额定值

19 工作温度

20 直流电气特性

20 交流电气特性

36 封装信息

45 封装尺寸

45 热阻

51 晶振引脚上的电容

51 回流焊规范

51 开发工具选择

52 软件

52 开发套件

52 评估工具

52 器件编程器

53 附件 (仿真和编程)53 订购信息

54 订购代码定义

55 缩略语

56 参考文档

56 文档规范

57 测量单位

57 数字规范

57 术语表

57 勘误表.61 正在生产

61 不在生产过程中

62 文档修订记录页

65 销售、解决方案和法律信息

66 全球销售和设计支持

66 产品

66 PSoC? 解决方案

66 赛普拉斯开发者社区

66 技术支持

66 CY8C

27143、 CY8C27243 CY8C

27443、 CY8C27543 CY8C27643 文档编号:001-63470 版本 *E 页3/66 PSoC 功能概述 PSoC 系列包含许多可编程片上系统控制器器件.这些器件旨在 使用一个低成本的单芯片可编程器件取代多个基于 MCU 的传统 系统组件. PSoC 器件包含多个可配置的模拟和数字逻辑模块, 以及可编程互连.这种架构使得用户能够根据每个应用的要求, 来创建定制的外设配置.此外,在一系列方便易用的引脚布局和 封装中还包含快速 CPU、 闪存程序存储器、 SRAM 数据存储器和 可配置的 I/O. 如第1页上的逻辑框图中所示, PSoC 架构由以下

4 个主要部分 组成:PSoC 内核、数字系统、模拟系统和系统资源.利用可配 置的全局总线系统,可将所有器件资源整合到一个完全定制的系 统中. PSoCCY8C27x43 系列具有多达

5 个连接到全局数字和模 拟互连的 I/O 端口,能够访问

8 个数字模块和

12 个模拟模块. PSoC 内核 PSoC 内核是一个强大的引擎,支持丰富的功能集.内核包括 CPU、存储器、时钟和可配置的 GPIO. M8C CPU 内核是一个速度高达

24 MHz 的强大处理器,能够提 供一个

4 MIPS 的8位哈佛架构微处理器. CPU 使用具有

17 个 向量的中断控制器,能够简化实时嵌入式事件的编程.程序执行 流程由附带的睡眠定时器和看门狗定时器 (WDT)提供定时和 保护功能. 存储器包括

16 KB 的闪存 (用于存储程序) 和256 字节的 SRAM (用于存储数据) ,以及使用闪存模拟的 2K EEPROM.程序闪 存在

64 字节的模块上采用四个保护级别,能够提供定制的软件 IP 保护. PSoC 器件采用了多个非常灵活的内部时钟发生器,其中包括在 有效工作温度和电压下精度高达 2.5% 的24 MHz 内部主振荡器 (IMO) .24 MHz IMO 的频率还可以倍增至

48 MHz,以便供数 字系统使用. PSoC 器件为睡眠定时器和 WDT 提供了一个低功 耗32 kHz 内部低速振荡器(ILO) .如果需要晶振级精度,可将 32.768 kHz 外部晶振 (ECO)用作实时时钟 (RTC) ,并可以 使用 PLL 选择性地生成具有晶振级精度的

24 MH 系统时钟.时 钟以及可编程时钟分频器 (属于系统资源)具有高度的灵活性, 能够使 PSoC 器件满足几乎任何时序要求. PSoC GPIO能够提供与器件CPU、 数字资源和模拟资源的连接. 每个引脚都有

下载(注:源文件不在本站服务器,都将跳转到源网站下载)
备用下载
发帖评论
相关话题
发布一个新话题