编辑: GXB156399820 2015-12-17

2、若使用 LPC 接口的 BIOS 芯片,BIOS 芯片的复位引 脚和该引脚使用相同的复位信号 2-3 PCI_CONFIG[7:0]

1、PCI 配置引脚,请确定根据设计需要合理设置了 HT Pad 电压、PCI 总线模式、PCI 主从模式、PCI 启动 模式和 PCI 仲裁器选择

2、推荐的上拉电阻 4.7KΩ ,下拉电阻 100Ω ,连接 方式: Page

8 of

21

第三章 内存 龙芯 3A 共有两组 DDR2/DDR3 SDRAM 控制器,在电源域上分为 0/1,每组控制器接口 连接方式相同,下面只给出一组的信号连接描述,另一组相同. 序号 信号名称 描述 Y/N 3-1 DDR2_DQ[63:0]

1、DDR2/3 SDRAM 数据总线信号,直接连接到 DIMM 插槽

2、如果使用内存颗粒,直接连接到内存颗粒上 3-2 DDR2_CB[7:0]

1、数据总线 ECC 信号,直接连接到 DIMM 插槽

2、如果板上使用内存颗粒,将该信号连接到用于 ECC 校验的颗粒上 3-3 DDR2_DQSp[8:0]

1、SDRAM 数据选通,直接连接到 DIMM 插槽上

2、使用内存颗粒时,将该信号直接连接到颗粒上, 每一个信号对应于DDR2_DQ[64:0] 的一个字节, DDR2_DQSp[8]对应于 DDR2_CB[7:0] 3-4 DDR2_DQSn[8:0]

1、要求同 DDR2_DQSp[8:0] 3-5 DDR2_DQM[8:0] 同上 3-6 DDR2_A[14:0] 内存地址总线信号

1、若用作 DDR2 控制器: 直接连接到 DIMM 或内存颗粒,每个信号使用 47Ω 的电阻上拉到 DDR_VTT

2、若用作 DDR3 控制器: 直接连接到 DIMM 或内存颗粒(不用的地址线不接) 3-7 DDR2_BA[2:0] 逻辑 Bank 地址信号,连接方式同 DDR2_A[14:0] 3-8 DDR2_WEn 写使能信号

1、若用作 DDR2 控制器: 直接连接到 DIMM 或内存颗粒,每个信号使用 47Ω 的电阻上拉到 DDR_VTT

2、若用作 DDR3 控制器: 直接连接到 DIMM 或内存颗粒 3-9 DDR2_CASn 列地址选择信号

1、若用作 DDR2 控制器: 直接连接到 DIMM 或内存颗粒,每个信号使用 47Ω 的电阻上拉到 DDR_VTT

2、若用作 DDR3 控制器: 直接连接到 DIMM 或内存颗粒 3-10 DDR2_RASn 行地址选择信号

1、若用作 DDR2 控制器: 直接连接到 DIMM 或内存颗粒,建议每个信号使用 47Ω 的电阻上拉到 DDR_VTT

2、若用作 DDR3 控制器: 直接连接到 DIMM 或内存颗粒 3-11 DDR2_CSn[3:0] DDR 片选信号

1、若用作 DDR2 控制器: 直接连接到 DIMM 或内存颗粒,建议每个信号使用 47Ω 的电阻上拉到 DDR_VTT

2、若用作 DDR3 控制器: 直接连接到 DIMM 或内存颗粒 Page

9 of

21

3、若使用 DIMM,不同的 DIMM 插槽使用不同的片 选信号

4、若使用内存颗粒,每个片选信号连接的一组颗粒 刚好使用一组数据线(DQ[63:0]) 3-12 DDR2_CKE[3:0] 内存时钟使能信号

1、若用作 DDR2 控制器: 直接连接到 DIMM 或内存颗粒,每个信号使用 47Ω 的电阻上拉到 DDR_VTT

2、若用作 DDR3 控制器: 直接连接到 DIMM 或内存颗粒 3-13 DDR2_CKp[5:0] 差分时钟信号

1、{

1、

3、5}为一组 DIMM 时钟,{

0、

2、4}为一组 DIMM 时钟,连接到 DIMM 时,一个 DIMM 槽连接同 一组内的时钟信号,不使用的引脚不接

2、若使用内存颗粒,同一组的时钟连接的内存颗粒 使用一组数据线(DQ[63:0]) 3-14 DDR2_CKn[5:0] 3-15 DDR2_ODT[3:0] 内存 ODT 信号

1、若用作 DDR2 控制器: 直接连接到 DIMM 或内存颗粒,每个信号使用 47Ω 的电阻上拉到 DDR_VTT

2、若用作 DDR3 控制器: 直接连接到 DIMM 或内存颗粒 3-16 DDR2_Resetn 内存复位控制信号

1、若用作 DDR2 控制器,使用 UDIMM 时该引脚可以 不接,使用 RDIMM 时连接到 DIMM 条

下载(注:源文件不在本站服务器,都将跳转到源网站下载)
备用下载
发帖评论
相关话题
发布一个新话题